Содержание
-
Архитектура ЭВМ и систем
1 ст. преп. каф. ВТ Васильев В. С. Лекция 1: Введение. Архитектура ЭВМ
-
2 План лекции Структура курса. Входное тестирование. Опрос. Микропроцессор. Трехшинная архитектура. Интерфейс эмулятора. Некоторые команды I8085A на примерах.
-
3 О курсе. Связь с другими предметами Предметы: Программирование; Операционные системы; Математическая логика; Схемотехника. Структура курса, лабораторные, зачет.
-
4 Входное тестирование (7 минут) Выполнить одно из заданий (лучше первое): Как вы понимаете фразу "переменная создается на стеке"? Где в этом случае физически находится переменная? Каким образом происходит обращение к ней? Когда память из под нее будет освобождена? Написать на языке С++ функцию, принимающую массив чисел a0, a1, … an и выводящую сумму элементов, значения которых меньше чем у обоих «соседей». Например: 1, 2, 4, 3, 7 => 1+3=4 На листке подписать: взвод (группу), ФИО
-
5 План устного опроса (с разбором ответов) Архитектура и принципы Фон-Неймана. Функциональные узлы: Триггеры/регистры.
-
6 Принстонская и гарвардская вычислительные архитектуры
-
7 Принципы Фон-Неймана Использование двоичной системы счисления в вычислительных машинах. Простота. Программное управление ЭВМ. Память компьютера используется не только для хранения данных, но и программ. Ячейки памяти ЭВМ имеют адреса, которые последовательно пронумерованы. Возможность условного перехода в процессе выполнения программы.
-
8 План устного опроса (с разбором ответов) Архитектура и принципы Фон-Неймана. Функциональные узлы: Триггеры/регистры.
-
9 Триггеры/Регистры К155ТМ2 – 2 D-триггера Регистры: параллельные и последовательные (сдвигающие). К155ИР13 - четырехразрядный универсальный сдвиговый регистр
-
10 Елочная гирлянда на К155ИР13
-
11 Микропроцессоры 11 I4004 i8086 Intel Pentium 4 (i8086)
-
Микропроцессоры и микроконтроллеры Трехшинная архитектура
-
Интерфейс эмулятора 1 Память команд/данных; регистры; флаги. Элементы интерфейса
-
Некоторые команды I8085Ана примерах Произведение чисел в регистрах А и B: 0000 MVI B,03 0002 MVI A,03 0004 MOV C,A 0006 DCR B 0008 ADD C 0009 DCR B 000A JNZ 0008 000DHLT Вычисление суммы чисел от А до Б([A,B)): 0010 mvi a,5 0012 mvib,f 0014 mvi c,0 0016 cmp b 0017 jnc 22 001a movd,a 001b add c 001c movc,a 001d mova,d 001e inr a 001f jmp 16 0022 hlt
-
15 Вспомнить самостоятельно алгебра логики; виды триггеров, не разобранные в статье, их УГО, принцип работы; синтез логических схем. Минимизация – карты Карно.
-
16 Вспомогательная литература Статьи журнала «Квант» - регистры, сумматоры, триггеры: Шварцман В. , ЭВМ и электросвязь. - Квант. 1989 [11] – URL: http://kvant.mccme.ru/1989/11/evm_i_elektrosvyaz.htm Первин Ю., Салтовский А. , Как работает процессор. - Квант. 1980 [5] – URL: http://kvant.mccme.ru/1980/05/kak_rabotaet_processor.htm Левинштейн М., Симин Г.,Синдаловский В. , Регистры. - Квант. 1986 [4] – URL: http://kvant.mccme.ru/1986/04/registry.htm Левинштейн М., Симин Г.,Синдаловский В. , Сумматор. - Квант. 1986 [5] – URL: http://kvant.mccme.ru/1986/05/summator.htm Левинштейн М.,Симин Г. , Элемент памяти - триггер. - Квант. 1986 [3] – URL: http://kvant.mccme.ru/1986/03/element_pamyati_-_trigger.htm Принстонская и гарвардская архитектуры: http://bit.samag.ru/archive/article/1310 Угрюмов Е. Цифровая схемотехника. – СПб.: БХВ – Петербург, 2001. – 528 с.: ил. (Раздел 5.3 «Микропроцессор серии 1821 (Intel 8085A)»
Нет комментариев для данной презентации
Помогите другим пользователям — будьте первым, кто поделится своим мнением об этой презентации.