Содержание
-
Учитель информатики МОУ "СОШ № 10 Кувшинова М.А. Логические основы устройства компьютера
-
2 Логические операции «И», «ИЛИ», «НЕ» лежат в основе работы преобразователей информации любого компьютера американский математик, доказал применимость булевой алгебры в теории контактных и релейно-контактных схем (в 1938 году) Клод Шеннон (1916 г.)
-
3 Коньюнктор Логический элемент «И», преобразует входные сигналы и выдает результат логического умножения & 1 0 0
-
4 Дизъюнктор Логический элемент «ИЛИ», преобразует входные сигналы и выдает результат логического сложения. V 1 1 0
-
5 Инвертор Логический элемент «НЕ». Преобразует входной сигнал и выдает результат логического отрицания. 1 1 0
-
6 A & B v B Функциональная схема логического устройства Структурная формулаЛУ & А В V 1 F1 F2 F3 Зная функциональную схему, можно составить структурную формулу данного ЛУ. Анализируя структурную формулу, можно создать функциональную схему и понять, как работает данное ЛУ. 0 1 0 1 0 1
-
7 Какие логические операции лежат в основе преобразователей информации в ПК? Как называются логические элементы ПК? Что такое структурная формула? Что можно увидеть на функциональной схеме? Какие устройства ПК построены на логических элементах? Какие основные операции выполняет центральный процессор? Как «работает» память ПК? Контрольные вопросы Не знаете? тогда идем дальше!
-
8 Так как все многообразие операций в ПК сводится к сложению двоичных чисел, то главной частью процессора (АЛУ) являетсясумматор. Рассмотрим сложение одноразрядных двоичных чисел: Логические устройства ПК
-
9 S=(А v B) & (A & B) P = A & B Докажем это, построив таблицу истинности для данного ЛВ 1 2 3 4
-
10 S=(А v B) & (A & B) P = A & B Теперь, на основе полученных логических выражений, можно построить схемуданного устройства & V 1 & P S Данная схема называется полусумматором, так как суммирует одноразрядные двоичные числа без учета переноса из младшего разряда. A B
-
11 Многоразрядный сумматор процессора состоит из полных одноразрядных сумматоров, причем выход (перенос) сумматора младшего разряда подключен ко входу сумматора старшего разряда. P = (A & B) V (A & P0) V (B & PO) S = (A V B V P0) & (-P0) V (A & B & P0)
-
12 Для хранения информации в ОП и регистрах ЦП применяется устройство ТРИГГЕР. Ячейка памяти состоит из 8, 16 или 32 триггеров, что иопределяет разрядность ЦП. Триггер строится из двух элементов «ИЛИ» и двух элементов «НЕ». V V 1 1 0 1 S(1) R 1 0 В обычном состоянии на входы подан «0». Для записи на вход S подается «1». Он его будет хранить и даже после того, как сигнал на входе «S» исчезнет. Чтобы сбросить информацию, подается «1» на вход R (Reset), после чего триггер возвращается к исходному «нулевому» состоянию.
-
13 Несколько триггеров можно объединить в группы - регистры И использовать в качестве запоминающих устройств (ЗУ). Если в регистр входит N триггеров, то при таком ЗУ можно запоминать N-разрядные двоичные слова. ОЗУ ЭВМ часто конструируется в виде набора регистров. Один регистр образует одну ячейку памяти, каждая из которых имеет свой номер т т т т 0 1 0 1 1 1 1 1 Таким образом, ЭВМ состоит из огромного числа Отдельных логических элементов, образующих все ее узлы и память.
-
Практическая работа
Используя панель Рисования редактора MS Word, создайте: 1. Схемы логических элементов Схему логического устройства Схему полусумматора по формулам: 4*. Схемы переноса Р и суммы S многоразрядного сумматора S=(А v B) & (A & B) P = A & B P = (A & B) V (A & P0) V (B & PO) S = (A V B V P0) & (-P0) V (A & B & P0) A & B v B
-
Автор презентации является участником конкурса компьютерных презентаций проводимого на сайте «Информатика в школе» www.inf777.narod.ru при спонсорстве издательского дома «Питер»
Нет комментариев для данной презентации
Помогите другим пользователям — будьте первым, кто поделится своим мнением об этой презентации.